創(chuàng)意無極限,儀表大發(fā)明。今天為大家介紹一項國家發(fā)明授權(quán)專利——三相電能表時鐘校準和誤差校準方法。該專利由華立科技股份有限公司申請,并于2018年4月13日獲得授權(quán)公告。
內(nèi)容說明
本發(fā)明涉及電能表技術(shù)領(lǐng)域,尤其是涉及一種能夠降低電能表的整體成本,提高校準電能表的效率的三相電能表時鐘校準和誤差校準方法。
發(fā)明背景
隨著智能電網(wǎng)的全面建設(shè),智能電能表市場將得到快速發(fā)展。智能電能表及用電信息采集系統(tǒng)的普及應(yīng)用和新一輪農(nóng)網(wǎng)改造升級工程推動“一戶一表”計量方式的兩大優(yōu)勢,使市場容量驟然增加。因此也對電能表本身的性能和品質(zhì)提出了嚴峻得挑戰(zhàn)。由于電能表受通信信道、通信協(xié)議、權(quán)限設(shè)置、讀寫管理部門的不同等限制,需現(xiàn)場調(diào)整和校對時鐘,從而造成實際運行的部分電能表時鐘誤差偏差較大。有些電能表在一次線路檢修或故障、電壓互感器二次電壓回路故障時不工作、時鐘也會走慢。因此,校表工序是影響產(chǎn)能的關(guān)鍵因素之一。現(xiàn)有的電能表技術(shù)方案采用微處理器與硬時鐘芯片來完成電能表的時鐘,而且硬時鐘芯片選用EPON的RX-8025T,成本高。
發(fā)明內(nèi)容
本發(fā)明為克服現(xiàn)有技術(shù)中電能表成本高的問題,提供一種能夠降低電能表的整體成本,提高校準電能表的效率的三相電能表時鐘校準和誤差校準方法。
圖為本發(fā)明系統(tǒng)框圖
為實現(xiàn)上述目的,本發(fā)明所采取的技術(shù)方案如下:一種三相電能表時鐘校準和誤差校準方法,包括MCU、電能表和校表臺體,電能表包括處理器、時鐘芯片、寄存器、晶振和信號輸入輸出端口,校表臺體包括控制器、時鐘校準模塊和誤差校準模塊;處理器分別與時鐘芯片、寄存器和晶振電連接,MCU與控制器電連接,控制器分別與時鐘校準模塊和誤差校準模塊電連接,時鐘校準模塊和誤差校準模塊均通過信號輸入輸出端口與處理器連接。
包括如下步驟:(1)MCU發(fā)送校準指令給校表臺體的控制器,校表臺體的控制器根據(jù)校準指令切換校準模式,其中,校準模式包括時鐘校準模式和誤差校準模式;(2)校準臺體的控制器將接收到的校準指令通過信號輸入輸出端口發(fā)送給電能表;(3)電能表接收來自校準臺體的校準指令,處理器進行校準模式切換,如果校準指令為時鐘校準,校表臺體和電能表均切換至時鐘校準模式,進行時鐘校準,如果校準指令為誤差校準,校表臺體和電能表均切換至誤差校準模式,進行誤差校準。
本發(fā)明通過MCU發(fā)送的時鐘校準指令控制校表臺體進行時鐘校準,發(fā)送誤差校準指令進行誤差校準,使用集成RTC功能的芯片,降低成本,通過軟件和硬件的配合,實現(xiàn)了電能表的時鐘校準和誤差校準功能。
本發(fā)明具有如下有益效果:使用集成RTC功能的芯片,校準時只要配置相關(guān)的寄存器就可以實現(xiàn)時鐘精度的校準,降低了電能表的整體成本,提高了校準電能表時鐘的效率。